当前位置: 首页 > news >正文

中国建筑集团网站深圳网站公司招聘

中国建筑集团网站,深圳网站公司招聘,良庆网站建设,最新传奇网页游戏排行榜概述#xff1a; 内容 1. 时钟缓冲 2. 输入时钟缓冲 3. ODDR2作为输出时钟缓冲 1. 输入时钟缓冲 BUFGP verilog c代码#xff0c;clk作为触发器的边沿触发#xff0c;会自动将clk综合成时钟信号。 module primitive1(input clk,input a,output reg y); always (posed…概述 内容 1. 时钟缓冲 2. 输入时钟缓冲 3. ODDR2作为输出时钟缓冲 1. 输入时钟缓冲 BUFGP verilog c代码clk作为触发器的边沿触发会自动将clk综合成时钟信号。 module primitive1(input clk,input a,output reg y); always (posedge clk)y a;endmodule verilog原语代码 module primitive1 (clk, a, y );input clk;input a;output y;wire a_IBUF_1;wire clk_BUFGP_3;wire y_OBUF_5;FD y_1 (.C(clk_BUFGP_3),.D(a_IBUF_1),.Q(y_OBUF_5));IBUF a_IBUF (.I(a),.O(a_IBUF_1));OBUF y_OBUF (.I(y_OBUF_5),.O(y));BUFGP clk_BUFGP (.I(clk),.O(clk_BUFGP_3)); endmodule时钟信号可以去驱动触发器时钟信号需要走时钟线路通过一个BUFGP或者IBUFG进入时钟线路。通过时钟缓冲后就可以去驱动触发器FD的时钟.C端口了。 RTL结构图这是一个简单的时钟驱动触发器fd的示例 技术原理图 2. 输入时钟缓冲 IBUFG 原语代码 module primitive1 (clk, a, y );input clk;input a;output y;wire a_IBUF_1;wire clk_BUFGP_3;wire y_OBUF_5;FD y_1 (.C(clk_BUFGP_3),.D(a_IBUF_1),.Q(y_OBUF_5));IBUF a_IBUF (.I(a),.O(a_IBUF_1));OBUF y_OBUF (.I(y_OBUF_5),.O(y));IBUFG clk_BUFGP (.I(clk),.O(clk_BUFGP_3)); endmodule 技术原理图在输入端口除了可以用BUFGP外还可以使用IBUFG 3. 输出时钟缓冲 ODDR2 ODDR2的工作原理 代码 module primitive1(input clk,output clk_o);ODDR2 #(.DDR_ALIGNMENT(NONE), // Sets output alignment to NONE, C0 or C1 .INIT(1b0), // Sets initial state of the Q output to 1b0 or 1b1.SRTYPE(SYNC) // Specifies SYNC or ASYNC set/reset) ODDR2_inst (.Q(clk_o), // 1-bit DDR output data.C0(clk), // 1-bit clock input.C1(~clk), // 1-bit clock input.CE(1b1), // 1-bit clock enable input.D0(1b1), // 1-bit data input (associated with C0).D1(1b0), // 1-bit data input (associated with C1).R(1b0), // 1-bit reset input.S(1b0) // 1-bit set input);endmodule 原语代码使用GND原语产生一个地线使用VCC原语产生一个电源线用于绑定固定点位输入端口。ODDR2有两个输入数据端口两个时钟端口时钟端口有180度相位差。时钟同时作为选择器输入端口分别将两个触发器的输出选择输出出去。在输出端口就可以看到双速率输出的数据这里把双速率输出的数据作为方波时钟使用。 module primitive1 (clk, clk_o );input clk;output clk_o;wire N0;wire N1;wire ODDR2_inst_not0000;wire clk_BUFGP_4;wire clk_o_OBUF_6;GND XST_GND (.G(N0));VCC XST_VCC (.P(N1));ODDR2 #(.DDR_ALIGNMENT ( NONE ),.SRTYPE ( SYNC ),.INIT ( 1b0 ))ODDR2_inst (.D0(N1),.D1(N0),.C0(clk_BUFGP_4),.C1(ODDR2_inst_not0000),.CE(N1),.R(N0),.S(N0),.Q(clk_o_OBUF_6));OBUF clk_o_OBUF (.I(clk_o_OBUF_6),.O(clk_o));BUFGP clk_BUFGP (.I(clk),.O(clk_BUFGP_4));INV ODDR2_inst_not00001_INV_0 (.I(clk_BUFGP_4),.O(ODDR2_inst_not0000)); endmoduleRTL结构图使用了一个ODDR2原语模块。 技术原理图 4. 总结 1. 时钟原语包含输入时钟原语与输出时钟原语其中输出时钟原语使用ODDR2作为输出官方说这个性能更加优越 2. 时钟用于驱动触发器的时钟他需要走专门的时钟线通过时钟缓冲输入到时钟线中。
http://www.dnsts.com.cn/news/148528.html

相关文章:

  • 电影网站做视频联盟最新新闻热点事件100字
  • 同一个ip的网站做链接有用中国糕点网页设计网站
  • 手机网站宽度自适应长治seo
  • 网站如何在百度刷排名哪家公司做seo
  • 前端开发可以做网站赚钱吗老闵行在哪里
  • 新网站建设的工作总结建下载网站
  • 建设网站证书查询网页设计实训总结报告大全
  • 长沙网站排名方案家居在线设计网站
  • 宿州产品网站建设2008r2做网站
  • 建站平台工具wordpress 微软
  • 做app网站的软件有哪些成都网站建设全平台
  • asp做的是系统还是网站金昌市建设工程质量监督站网站
  • 闵行区网站设计手机优化助手下载
  • 广州建设局官方网站家里电脑做网站服务器
  • 自己做网站实时监控网站运营和维护
  • 广昌网站建设制作临沂网站开发公司电话
  • 邢台市网站建设网站明链怎么做
  • 网站上传的视频播放卡微信官网网站模板下载安装
  • 黄石做网站的昆明seo关键词排名
  • vi设计欣赏网站上海网站推广优化公司
  • 四川网站建设公司手机购物网站源码
  • 网站排名突然下降解决杨园建设社区网站
  • 邯郸有没有专门做写字楼的网站中国企业500强最新排名2021
  • 免费做logo设计的网站茂名住房和城乡建设局网站
  • 以前做视频的网站wordpress 行间距插件
  • 做旅游网站怎么样张扬网站建设
  • 怎么用阿里云服务器做网站建个企业网站备案需要多长时间
  • cms 多个网站c 教程如何做网站
  • 做网站销售这几天你学到了什么做地方网站需要什么部门批准
  • 退工在那个网站上做做网站好吗