贵州省城乡建设部官方网站,手机如何申请个人邮箱,官网静态html模板,wordpress问答模板随着chiplet的兴起#xff0c;Die2Die的高速互联越来越重要#xff0c;相比于传统的C2C(chip2chip)的互联#xff0c;D2D的片间距离很近(10mm量级)#xff0c;且这些小的chip(裸片)最终形成一个封装【多芯片模块#xff08;MCM#xff09;】。所以D2D的互联信道短#x… 随着chiplet的兴起Die2Die的高速互联越来越重要相比于传统的C2C(chip2chip)的互联D2D的片间距离很近(10mm量级)且这些小的chip(裸片)最终形成一个封装【多芯片模块MCM】。所以D2D的互联信道短干扰和损耗小就出现了串口和并口两种互联总线。而C2C的高速互联都是高速串口。
1.C2C互联简介
常见的soc上板级互联高速接口用的PCIE和XGMAC(1G MAC /10GMAC)。特别是XGMAC在车载领域用的较多用于不同控制域之间的芯片互联加上以太网的协议可以支持灵活的多个芯片互联。
FPGA上有
Serial RapidIO(SRIO)由Motorola和Mercury等公司率先倡导的一种高性能、 低引脚数、 基于数据包交换的互连体系结构是为满足和未来高性能嵌入式系统需求而设计的一种开放式互连技术标准。RapidIO主要应用于嵌入式系统内部互连支持芯片到芯片、板到板间的通讯可作为嵌入式设备的背板Backplane连接。
SOC设计之RapidIO总线 - 知乎
jgliu的博客推荐 rapidIO/DDR/SPI/I2C_cy413026的博客-CSDN博客
Aurora是Xilinx FPGA常用的一种可裁剪的、轻量级的、链路层点对点的针对FPGA间的高速数据传输的串行传输通信协议。目前支持的传输速度为0.5~13.1Gbps还支持通道绑定实现更高的数据传输速度。
在FPGA中经常和AXI总线axi chip2chip bridgeAurora组成多个chip间的通信 Aurora 和 ChipToChip IP二_Y__Yshans的博客-CSDN博客
2.D2D互联简介
Chiplet时代来临Die-to-Die接口成新挑战 前面已经说了 D2D现在有并行和串行两种互联方案业界巨头各有各的互联接口但是自2022年Universal Chiplet Interconnect Express UCIE的出现【Intel、AMD、ARM、高通、三星、台积电、日月光、Google Cloud、Meta和微软等公司联合推出的Die-to-Die互连标准】有望统一D2D的接口标准。 傻白探索Chiplet互连技术研究现状_cy413026的博客-CSDN博客 标准 数据速率 [Gbps] Bump 区[um] 功率效率 [pJ/bit] 边缘密度 [Tbps/mm] 面积密度 [Tbps/mm2] FOM-1 [Tbps/mm / pJ/bit] 越大越好 FOM-2 [pJ/bit / mm] 越小越好 AIB 2.0 6.4 55 0.5 1.64 - 3.28 0.1 OpenHBI 1.0 8 40 0.4 2.29 2.04 5.71 0.1 OpenHBI 2.0 12~16 40 0.5 3.34 3.06 6.86 0.06 BoW – 基本 8 40 0.5 1.78 1.07 3.56 0.1
深入了解 OpenHBI Die-to-Die 标准