类qq留言网站建设,网站建站论坛,网站建设方案书1500字,引进韩国电影本篇博文讲了三个内容#xff1a;时序约束基本概念、时序约束命令、时序收敛技巧
时序约束基本概念
时序设计的实质就是满足每一个触发器的建立#xff08;setup#xff09;时间和保持#xff08;hold#xff09;时间。
建立时间(Tsu) 触发器的时钟信号沿到来以前…本篇博文讲了三个内容时序约束基本概念、时序约束命令、时序收敛技巧
时序约束基本概念
时序设计的实质就是满足每一个触发器的建立setup时间和保持hold时间。
建立时间(Tsu) 触发器的时钟信号沿到来以前数据需要稳定的时间。
保持时间(Th) 触发器的时钟信号沿到来以后数据稳定不变的时间。 Launch Edge 源端寄存器发送数据的时钟边沿。
Latch Edge 目的寄存器捕获数据的时钟边沿也叫Capture Edge
Tco 时钟到输出的延时时间
延时偏差Skew 时钟源到不同DFF时钟总输入端的延时差异这个Skew的存在会对DFF的时序造成影响。比较坏的情况可能会使得DFF的 setup或hold时序要求无法满足。 时钟不确定性 时钟不确定性是时钟沿的实际到达时间与理想到达时间,可能存在的偏差。主要因素为时钟抖动, 在FPGA器件中,抖动包含有三种,分别是输入抖动、周期抖动、系统抖动。
发起沿与捕获沿通常差一个时钟周期共用时钟情况下