珠海网站制作设计方案,示范校建设专题网站四平卫生学校,专业旅游网站建设,网上培训ui设计SLICEM中的LUT可以配置为32位移位寄存器,而无需使用slice中可用的触发器。以这种方式使用,每个LUT 可以将串 行数据延迟 1 到 32 个时钟周期。移入D #xff08;DI1 LUT 引脚#xff09;和移出 Q31#xff08;MC31 LUT 引脚#xff09;线路将LUT级联#xff0c;以形成更大… SLICEM中的LUT可以配置为32位移位寄存器,而无需使用slice中可用的触发器。以这种方式使用,每个LUT 可以将串 行数据延迟 1 到 32 个时钟周期。移入D DI1 LUT 引脚和移出 Q31MC31 LUT 引脚线路将LUT级联以形成更大的移位寄存器。因此SLICEM 中的四个 LUT 被级联以产生高达 128 个时钟周期的延迟。32 位移位寄存器调用原语
SRLC32E #.INIT(32h00000000)//移位寄存器的初始值
SRLC32E_inst (
.Q (Q), // SRL数据输出
.Q31(Q31) // SRL级联输出引脚。
.A(A), // 5位移位深度选择输入
.CE(CE) //时钟使能输入。
.CLK(CLK) //时钟输入。
.D (D)// SRL数据输入)。 下图为其时序特性 下图为级联的128移位寄存器